Control de tanques acoplados utilizando una herramienta de generación automática de cógido VHDL para implementación en FPGA'S / (Record no. 43789)
[ view plain ]
000 -CABECERA | |
---|---|
campo de control de longitud fija | nam a22 7a 4500 |
005 - FECHA Y HORA DE ACTUALIZACIÓN | |
005 | 20221202062733.0 |
008 - LONGITUD FIJA | |
campo de control de longitud fija | 190124e2018 ck ao||fsm||| 00| 0 spa d |
040 ## - FUENTE DE CATALOGACIÓN | |
Centro catalogador/agencia de origen | CO-NeUS |
Lengua de catalogación | español |
Normas de descripción | rda |
041 ## - IDIOMA | |
Código de lengua del texto/banda sonora o título independiente | español |
100 1# - AUTOR PERSONAL | |
9 (RLIN) | 139155 |
nombre | Vásquez González, William Fernando, |
relación | autor |
245 10 - TÍTULO PROPIAMENTE DICHO | |
título | Control de tanques acoplados utilizando una herramienta de generación automática de cógido VHDL para implementación en FPGA'S / |
Mención de responsabilidad, etc. | William Fernando Vásquez González ; Director Johán Julián Molina Mosquera. |
256 ## - CARACTERÍSTICAS DEL ARCHIVO DE ORDENADOR | |
Características del archivo de computador | Datos electrónicos (1 archivos:3.920 MG) |
264 1# - PIE DE IMPRENTA | |
lugar (ciudad) | Neiva: |
editorial | Universidad Surcolombiana, |
fecha | 2018 |
300 ## - DESCRIPCIÓN FÍSICA | |
Extensión | 1 CD-ROM (111 páginas); |
Ilustraciones | fotografías, ilustraciones en general, tablas o cuadros; |
Dimensiones | 12 cm |
336 ## - TIPO DE CONTENIDO | |
Content type term | texto |
337 ## - MEDIACIÓN | |
RDA | rdamedia |
Content type term | computadora |
338 ## - PORTADOR | |
RDA | rdacarrier |
Content type term | disco de la computadora |
Portador | cd |
347 ## - Características del archivo digital (R) | |
RDA | rda |
502 ## - NOTA DE TESIS | |
Nota de tesis | Tesis |
título otorgado | Ingeniero Electrónico |
Institución | Universidad Surcolombiana. Facultad de Ingeniería, Programa de Ingeniería Electrónica |
año | 2018 |
505 ## - NOTA DE CONTENIDO | |
Nota de contenido | Objetivos, general, específicos -- Estado del arte y marco teórico, estado del arte y marco teórico, estado del arte, sistema de tanques CE105MV, sensor de nivel, protocolos de comunicación, protocolo SPI -- Desarrollo del algoritmo de control , implementación del algoritmo de control, convertidor analógico -- digital FPGA Spartan 3E, DAC (Convertidor digital -- analógico) FPGA Spartan 3 E -- Validación de la generación automática de código VHDL, implementación, identificación del sistema de tanques acoplados y control PI vectorial, resultados, filtro multivariable -- Planta de tanques acoplado siso. Diseño y simulación, control PI vectorial -- Conclusiones y recomendaciones |
520 ## - RESUMEN | |
Resumen | "En este trabajo se realizó la implementación de controladores digitales en un dispositivo lógico programable FPGA. El controlador digital se expresa en representación de ecuación de estado y se muestra el proceso sistemático que se usó para la creación de un algoritmo capaz de convertir el controlador en código VHDL implementable. Se usó la tarjeta Spartan 3E desarrollada por la compañía Xilinx para implementar el có-digo VHDL generado por el algoritmo. Se muestra como programar los diferentes disposi-tivos que se usan de la tarjeta, los resultados simulados en el ToolBox de MatLab System Generator y los resultados prácticos obtenidos del control de nivel de la planta de tanques acoplados ubicada en el laboratorio de control del programa de ingeniería electrónica de la Universidad Surcolombiana. Este trabajo se hizo con el fin de realizar futuros estudios y que se puedan realizar pruebas de aprendizaje, toda vez que permite realizar implementaciones de controla-dores SISO y MIMO de forma muy fácil." |
700 1# - COAUTOR PERSONAL | |
Nombre de persona | Molina Mosquera, Johan Julián, |
9 (RLIN) | 67693 |
082 04 - CLASIFICACIÓN DECIMAL DEWEY | |
edición | 21 |
Clasificación | Th IE 0338 |
650 #0 - MATERIA GENERAL | |
9 (RLIN) | 142932 |
Término de materia o nombre geográfico como elemento inicial | Ingeniería Electrónica |
Subdivisión de forma | Controlador digital |
Subdivisión general | dispositivo programable FPGA |
650 #0 - MATERIA GENERAL | |
9 (RLIN) | 142933 |
Término de materia o nombre geográfico como elemento inicial | Herramienta |
Subdivisión de forma | generación automática |
Subdivisión general | Cógido VHDL |
942 ## - PUNTO DE ACCESO ADICIONAL KOHA | |
Fuente del sistema de clasificación o colocación | |
Tipo de ítem Koha | e-Tesis |
Parte de la signatura que corresponde a la clasificación (Parte de la clasificación) | Th IE 0338 |
Prefijo de la signatura | Th |
Ocultar en el OPAC | Perdido | Esquema de clasificación | No circula | Colección | Sede propietaria | Localización actual | Adquirido | Signatura topográfica | Código de barras | Visto por última vez | Ejemplar | Tipo de ítem |
---|---|---|---|---|---|---|---|---|---|---|---|---|
En Colección | Tesis y Trabajos de Grado | Biblioteca Central | Biblioteca Central | 2019-01-24 | Th IE 0338 | 900000017060 | 2019-01-24 | Ej.1 | e-Tesis | |||
En Colección | Tesis y Trabajos de Grado | Biblioteca Central | Biblioteca Central | 2019-01-24 | Th IE 0338 | 900000017061 | 2019-01-24 | Ej.2 | e-Tesis |